Мезонинный модуль FM412x5G
Области применения
- Научные исследования
- Лабораторное оборудование
- Радиосвязь (SDR)
- Радиолокация
- Радиомониторинг
Внешний вид
Основные характеристики
- Разрядность АЦП: 12 бит
- Объединение каналов АЦП для повышения частоты дискретизации
- Количество синхронных каналов АЦП: 4
- Частота преобразования:
- 4 канала - 5,2 ГГц
- 2 канала - 10,4 ГГц
- 1 канал - 20,8 ГГц
- Частотный диапазон входных сигналов: от 0 до 6 ГГц
- Варианты шкалы преобразования:
- ± 250 мВ
- ± 500 мВ
- ± 1000 мВ
- Программируемый фильтр для коррекции АЧХ
- Четыре канала отключаемых квадратурных DDC
- 32-разрядный комплексный NCO DDC
- Коэффициент децимации DDC: от 2 до 32
- Синтезатор тактовой частоты АЦП с низким фазовым шумом
- Оптимизация для построения синхронных систем:
- синтез тактового сигнала от внешнего источника опорного сигнал
- выход опорного сигнала синтезатора тактовой частоты
- вход внешнего сигнала старта с управляемым порогом срабатывания
- Интерфейс передачи данных: JESD204C, 16 линий 17,16 Gbps
- ANSI/VITA 57.4 FMC модуль 69x76,5 мм
Структурная схема
Программная поддержка
- ISVI – программа визуализации и комплексного анализа сигналов для 64-разрядных версий Windows и Linux
- DAQ Tools – инструментальные средства разработки прикладного ПО устройств сбора данных для 64-разрядных версий Windows и Linux
- HDKx-FM412x5G – комплект разработчика ПЛИС FMC ADM
Описание
Мезонинный модуль FM412x5G разработан в соответствии со стандартом FPGA Mezzanine Card (FMC+) VITA 57.4 и предназначен для многоканального синхронного приема широкополосных аналоговых сигналов.
Входной аналоговый тракт АЦП оптимизирован для работы с сигналами в диапазоне частот от 0 до 6 ГГц. Диапазон амплитуд входного сигнала определяется опциями модуля и выбирается из значений ± 250/500/1000 мВ. Аналого-цифровое преобразование выполняет 12-битный АЦП с тактовой частотой до 5,4 ГГц. Объединение каналов АЦП позволяет повысить частоту аналого-цифрового преобразования до 10,8 ГГц для двух каналов и до 20,8 ГГц для одного канала. Программируемый FIR фильтр, встроенный в АЦП, предоставляет возможность выполнить гибкую коррекцию АЧХ АЦП. Отключаемые DDC, встроенные в АЦП, реализуют квадратурное цифровое понижающее преобразование, децимирование и цифровую фильтрацию сигнала с коэффициентом децимации от 2 до 32.
Для оптимизации стоимости и снижения требований к несущей плате существует возможность опционального выбора типа микросхемы АЦП с максимальной частотой преобразования 2,7 ГГц, 3,2 ГГц или 5,4 ГГц.
Применение высококачественного синтезатора тактового сигнала АЦП, размещенного на модуле позволяет минимизировать фазовый шум аналого-цифрового преобразования. Источником опорного сигнала для синтезатора тактовой частоты может быть внутренний или внешний генератор. Модуль имеет выход сигнала опорного генератора. Для синхронизации работы АЦП предусмотрен вход внешнего сигнала старта с управляемым порогом срабатывания. Наличие входов внешней тактовой и стартовой синхронизации позволяет использовать модуль в многоканальных синхронизированных системах сбора.